Выберите свою страну или регион.

Главная
Продукты
Интегральные схемы (ICs)
Логика - защелки
74ALVCH16841DGGS

74ALVCH16841DGGS

Nexperia
Изображение может быть представлением.
Подробную информацию о продукте см. В технических характеристиках.
NexperiaNexperia
Тип продуктов:
74ALVCH16841DGGS
Изготовитель / Производитель:
Nexperia
описание продукта:
IC BUS-INTERFACE LATCH 56TSSOP
Спецификация:
Статус RoHS:
Без свинца / Соответствует RoHS
Состояние на складе:
66310 pcs stock
Доставить из:
Hong Kong
Путь отгрузки:
DHL/Fedex/TNT/UPS/EMS
Загрузить подробную информацию о продукте PDF

Онлайн - запрос

Пожалуйста, заполните все обязательные поля, указав свою контактную информацию. Нажмите « ОТПРАВИТЬ ЗАПРОС »
, мы вскоре свяжемся с вами по электронной почте. Или напишите нам: info@Micro-Semiconductors.com

In Stock 66310 pcs Справочная цена (в долларах США)

  • 1 pcs
    $0.623
  • 35 pcs
    $0.528
  • 105 pcs
    $0.45
  • 525 pcs
    $0.37
  • 1015 pcs
    $0.306
Проходная цена(USD):
Кол-во:
Сообщите нам вашу целевую цену, если количество превышает указанное.
Всего: $0.00
74ALVCH16841DGGS
Наименование компании
Контактное лицо
Эл. почта
Сообщение
Nexperia

Технические характеристики 74ALVCH16841DGGS

NexperiaNexperia
(Щелкните пустое поле для автоматического закрытия)
Тип продуктов 74ALVCH16841DGGS производитель Nexperia
Описание IC BUS-INTERFACE LATCH 56TSSOP Статус бесплатного свидания / Статус RoHS Без свинца / Соответствует RoHS
Кол-во в наличии 66310 pcs stock Техническая спецификация
Напряжение тока - поставка 2.3 V ~ 3.6 V Поставщик Упаковка устройства 56-TSSOP
Серии 74ALVCH упаковка Tube
Упаковка / 56-TFSOP (0.240", 6.10mm Width) Тип выхода Tri-State
Другие названия 1727-2444
568-12743
568-12743-ND
935259090512
Рабочая Температура -40°C ~ 85°C
Тип установки Surface Mount Уровень чувствительности влаги (MSL) 2 (1 Year)
Стандартное время изготовления 13 Weeks Тип логики D-Type Transparent Latch
Статус бесплатного свидания / Статус RoHS Lead free / RoHS Compliant Независимые цепи 2
Подробное описание D-Type Transparent Latch 2 Channel 10:10 IC Tri-State 56-TSSOP Время задержки - Распространение 2.5ns
Ток - Выходной High, Low 24mA, 24mA схема 10:10
Неисправность

Соответствующая продукция

Связанные теги

Горячая информация